首页> 外文OA文献 >Formal Methods for Functional Verification
【2h】

Formal Methods for Functional Verification

机译:功能验证的正式方法

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Formal hardware verification ranges from proving that two combinational circuits compute the same functions to the much more ambitious task of proving that a sequential circuit obeys some abstract property expressed in temporal logic. In tracing the history of work in this area, we find a few efforts in the 1970s and 1980s, with a big increase in verification capabilities the late 1980s up through today. The advent of efficient Boolean inference methods, starting with Binary Decision Diagrams (BDDs) and more recently with efficient Boolean satisfiability (SAT) checkers has provided the enabling technology for these advances.
机译:正式的硬件验证的范围从证明两个组合电路计算出相同的功能,到证明序列电路服从时间逻辑表示的抽象性质的更为艰巨的任务。在追溯该领域的工作历史时,我们发现在1970年代和1980年代做出了一些努力,并且在1980年代后期到今天的验证能力有了很大的提高。从二进制决策图(BDD)开始,最近是有效的布尔可满足性(SAT)检查器的高效布尔推断方法的出现,为这些进步提供了使能技术。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号